현재 비아는 40nm공정의 쿼드코어 프로세서를 출시한 상태로 1.2+Ghz의 동작속도(적응형오버시 1.46Ghz)와 4MB의 L2 Cache(1MB x4)를 가지고 있습니다. 이사야 CNQ 아키텍쳐를 사용중이지요.
2013년 중순쯤에 비아에서 28nm공정의 쿼드코어 프로세서를 출시한다는 소식이 있습니다. 동작속도는 1.2~2.0Ghz가 될 것이며 기존의 CNQ에서 CNR로 스테핑이 바뀝니다.
경쟁사인 AMD와 INTEL 등은 이미 시피유 내부에 노스브릿지 기능의 대부분을 옮겨놓았지만 비아는 여전히 FSB라 부르는 기존의 방식인 V4 BUS를 사용할 것입니다. 칩셋을 SoC에 통합할 계획은 가지고 있지만 아직은 아닙니다. 덕분에 아직도 메모리콘트롤러가 노스브릿지에 들어있겠지만 그 대신에 V4 BUS의 속도가 기존의 800Mhz,1066Mhz보다 더 빠른 1333Mhz를 사용하여 약간의 성능향상이 이루어 질 것입니다.
4MB의 L3캐쉬를 추가할 것으로 계획했었지만 비용과 전력소모, 공간의 부족 등으로 2MB로 제한할 것이라고 하는데 용량에 관계 없이 L3를 추가하는 것 만으로도 그에 영향을 많이 받는(게임이나 기타 어플리케이션) 소프트웨어에서 상당 부분 성능향상이 이루어질 것으로 보입니다.
Atom이나 Bobcat/Jaguar도 아직 지원하지 않는 AVX2 명령어 지원과 강화된 AES보안(Advanced PadLock) 등을 지원하여 성능과 보안 향상을 꾀했으나 fused multiply-add와 offer a transactional memory extension은 비용적인 문제로 제외되었습니다.
출처 : http://www.h-online.com/newsticker/news/item/Processor-Whispers-About-Austin-powers-and-patents-1742927.html
http://extrahardware.cnews.cz/forum/viewtopic.php?f=2&t=6217&sid=d91d85cc2e51ce9c62d1327353bc99b0&start=825#p308604
'S3 Graphics/VIA소식' 카테고리의 다른 글
VIA, Zhaoxin ZX-C+ FC-1080/1081 프로세서, ZX-100S 칩셋보드 발표. (11) | 2016.06.02 |
---|---|
세계에서 가장 작은 x86 Quad Core 시스템, VIA ARTiGO A1250 (2) | 2012.11.20 |
VIA VX11H Chipset을 사용하는 EPIA-P910 사진이 VIA Gallery에 등장. (0) | 2012.09.05 |
VIA VX11(S3 Chrome645/640) 드라이버가 등장! (2) | 2012.07.14 |